

CD4027BE, 4027 Biestable, Maestro/Esclavo, Salida Complementaria, Flanco Positivo, CD4027, JK, 45 ns, 24 MHz
El CD4027BE es un circuito integrado monolítico de un solo chip que contiene dos flip-flops J-K de simetría complementaria idénticos. Cada flip-flop tiene disposiciones para señales de entrada individuales J, K, set, reset y reloj. Las señales Q y Q\ con búfer se proporcionan como salidas. Esta disposición de entrada-salida permite un funcionamiento compatible con el flip-flop de tipo D doble RCA-CD4013B. El CD4027BE es útil para realizar funciones de control, registro y conmutación. Los niveles lógicos presentes en las entradas J y K junto con el control de dirección automática interno controlan el estado de cada flip-flop; los cambios en el estado del flip-flop son sincrónicos con la transición positiva del pulso de reloj. Las funciones de set y reset son independientes del reloj y se inician cuando hay una señal de alto nivel presente en la entrada de set o reset. Capacidad de configuración y reinicio Operación de flip-flop estático, retiene el estado indefinidamente con el nivel de reloj alto o bajo Operación de velocidad media: frecuencia de conmutación de reloj de 16 MHz (típica) a 10 V Características de salida estandarizadas y simétricas 100 % probado para corriente de reposo a 20 V Corriente de entrada máxima de 1 µA a 18 V en todo el rango de temperatura del paquete, 100 nA a 18 V y 25 °C Clasificaciones paramétricas de 5, 10 y 15 V